物联网电子技术


物联网电子技术

文章插图
物联网电子技术【物联网电子技术】《物联网电子技术》是2014年清华大学出版社出版的图书,作者是鄂旭、任骏原、杨玉强 。
基本介绍书名:物联网电子技术
作者:鄂旭、任骏原、杨玉强 
ISBN:9787302346999
定价:39元
出版社:清华大学出版社
出版时间:2014.01.01 
装帧:平装
图书简介本书较为全面地讲述了物联网的基本知识、基本构件及相关理论,如EPC编码技术、RFID技术、物联网感测器技术、无线感测器网路技术、M2M技术等,并深入分析和探讨了物联网基本构件的电子技术基础 。本书图文并茂,在写作构思和结构编排上力争全面、系统、深入,使读者不仅能够对物联网有一个较为清晰的了解和认识,还能够进一步地深入理解和研究这种新一代信息技术的电子技术构成 。图书目录第1章物联网概述1.1物联网的定义1.2物联网的起源1.3物联网的三大推动力1.3.1第一大推动力:政府1.3.2第二大推动力:企业1.3.3第三大推动力:教育界与科技界1.4物联网的三个层次1.5物联网的八层架构1.6物联网的四大支撑技术1.7物联网的理论基础1.7.1物联网环境下的控制理论1.7.2物联网环境下的资讯理论1.7.3物联网环境下的网路科学第2章标籤技术2.1EPC编码2.1.1EPC编码协定2.1.2EPC系统结构2.1.3EPC条形码标籤2.1.4EPC、条形码、RFID标籤的区别2.2RFID系统2.2.1应答器原理2.2.2阅读器部分2.2.3RFID天线部分2.2.4RFID中间件本章小结第3章物联网感测器技术3.1感测器基础知识3.1.1感测器的概念3.1.2感测器的作用3.1.3感测器的组成3.1.4感测器的分类3.1.5感测器的基本特性3.2几种常用感测器介绍3.2.1温度感测器3.2.2湿度感测器3.2.3超音波感测器3.2.4气敏感测器3.3智慧型感测器3.3.1智慧型感测器的基本概念3.3.2智慧型感测器的组成3.3.3智慧型感测器的功能与特点3.3.4基于IEEE1451的网路化智慧型感测器3.3.5智慧型感测器标準体系3.3.6智慧型感测器的套用3.3.7智慧型感测器发展趋势3.4MEMS技术3.4.1MEMS概述3.4.2MEMS特点3.4.3MEMS套用3.4.4常用的MEMS感测器3.5感测器接口技术3.5.1感测器接口特点3.5.2常用感测器接口电路3.5.3感测器与微型计算机接口的一般结构3.5.4接口电路套用实例本章小结第4章无线感测器网路技术4.1无线感测器网路概述4.1.1无线感测器网路介绍4.1.2感测器网路体系结构4.1.3感测器网路的发展4.2无线感测器网路的技术体系4.2.1自组网技术4.2.2节点定位技术4.2.3时间同步技术4.2.4安全技术4.3无线感测器网路的通信协定4.3.1无线感测器网路的路由协定4.3.2无线感测器网路的MAC协定4.4无线感测器网路的技术标準4.4.1IEEE802.15.4标準4.4.2ZigBee协定规範4.5多感测器网路的信息融合4.5.1无线感测器网路数据融合4.5.2无线感测器网路数据融合分类模型本章小结第5章M2M技术5.1概述5.1.1M2M起源及现状5.1.2M2M标準化工作5.2M2M的体系结构、协定、内容5.2.1M2M系统架构5.2.2M2M关键技术5.2.3M2M套用模式5.2.4WMMP介绍5.3M2M模组5.3.1几种M2M模组介绍5.3.2华为的M2M模组——MC3235.4M2M套用5.4.1医疗保健5.4.2电力系统5.4.3智慧型家居5.5M2M前景和挑战5.5.1M2M市场的前景5.5.2当前M2M套用模式所存在的问题本章小结第6章数字逻辑基础6.1数字逻辑电路概述6.1.1数位讯号和数字逻辑电路6.1.2数字逻辑电路的特点6.1.3数字逻辑电路的分类6.2数制与编码6.2.1数制6.2.2编码6.3基本逻辑运算、複合逻辑运算及其描述6.3.1逻辑代数与逻辑变数6.3.2三种基本逻辑运算及其描述6.3.3複合逻辑运算及其描述6.4逻辑代数中的公式和定理6.4.1基本公式6.4.2常用公式6.4.3基本定理6.5逻辑函式的表示方法及相互转换6.5.1逻辑函式的真值表6.5.2逻辑函式的表达式6.5.3逻辑函式的逻辑图6.5.4逻辑函式的卡诺图6.5.5逻辑函式各种表示方法之间的转换6.6逻辑函式的化简6.6.1逻辑函式的公式化简法6.6.2逻辑函式的卡诺图化简法6.6.3具有无关项的逻辑函式化简本章小结第7章组合逻辑电路7.1组合逻辑电路概述7.1.1组合逻辑电路的特点7.1.2组合逻辑电路逻辑功能的描述方法7.1.3组合逻辑电路的分类7.2组合逻辑电路的分析方法和设计方法7.2.1组合逻辑电路的分析方法7.2.2组合逻辑电路的设计方法7.3常用组合逻辑电路 7.3.1加法器7.3.2数值比较器7.3.3编码器7.3.4解码器7.3.5数据分配器7.3.6数据选择器7.4用中规模集成组合逻辑器件实现组合逻辑函式7.4.1用二进制解码器实现组合逻辑函式7.4.2用数据选择器实现组合逻辑函式7.4.3用加法器实现组合逻辑函式7.5组合逻辑电路的竞争冒险7.5.1产生竞争冒险的原因7.5.2检查竞争冒险的方法7.5.3消除竞争冒险的方法本章小结第8章触发器8.1触发器概述8.1.1触发器的特点8.1.2触发器的现态和次态8.1.3触发器的分类8.1.4触发器的逻辑功能描述方法8.2基本触发器8.2.1与非门构成的基本RS触发器8.2.2或非门构成的基本RS触发器8.3同步触发器8.3.1同步RS触发器8.3.2同步D触发器8.3.3同步JK触发器8.3.4同步T触发器8.3.5同步触发器的动作特点及时序图8.4边沿触发器8.4.1边沿D触发器8.4.2边沿JK触发器8.4.3边沿触发器的动作特点及时序图本章小结第9章时序逻辑电路9.1时序逻辑电路概述9.1.1时序逻辑电路的特点9.1.2时序逻辑电路逻辑功能的描述方法9.1.3时序逻辑电路的分类9.2时序逻辑电路的分析方法9.2.1时序逻辑电路的分析步骤9.2.2同步时序逻辑电路分析举例9.2.3异步时序逻辑电路分析举例9.3常用时序逻辑电路9.3.1基本暂存器和移位暂存器9.3.2计数器9.4时序逻辑电路的设计方法9.4.1基于触发器的同步计数器设计9.4.2基于MSI计数器和逻辑函式修改技术的任意计数器设计9.4.3基于触发器的一般同步时序逻辑电路设计本章小结第10章脉冲产生与整形电路10.1脉冲产生与整形电路概述10.2555定时器10.2.1555定时器的电路结构10.2.2555定时器的功能10.3施密特触发器10.3.1施密特触发器的特点10.3.2由555定时器构成的施密特触发器10.3.3施密特触发器的套用10.4单稳态触发器10.4.1单稳态触发器的特点10.4.2由555定时器构成的单稳态触发器10.4.3单稳态触发器的套用10.5多谐振荡器10.5.1多谐振荡器的特点10.5.2由555定时器构成的多谐振荡器10.5.3由555定时器构成的多谐振荡器的其他形式 10.6其他形式的脉冲产生与整形电路10.6.1由门构成的施密特触发器和集成施密特触发器10.6.2由门构成的单稳态触发器和集成单稳态触发器10.6.3由门构成的多谐振荡器10.6.4石英晶体多谐振荡器本章小结第11章数模与模数转换电路11.1数模与模数转换概述11.2数模转换器11.2.1二进制权电阻网路D/A转换的基本原理11.2.2R2R倒T形电阻网路D/A转换的基本原理11.2.3DAC的主要技术指标11.2.4集成DAC0832简介11.3模数转换器11.3.1A/D转换的基本原理11.3.2并行比较ADC11.3.3逐次逼近ADC11.3.4双积分ADC11.3.5ADC的主要技术指标11.3.6集成ADC0809简介本章小结参考文献