第7版 逻辑设计基础


第7版 逻辑设计基础

文章插图
逻辑设计基础(第7版)【第7版 逻辑设计基础】《逻辑设计基础(第7版)》是2016年清华大学出版社出版的图书 , 作者是Charles H. Roth,Jr. Larry L. Kinney 。
基本介绍书名:逻辑设计基础(第7版)
译者:解晓萌、杨清洪
ISBN:9787302399148
定价:96元
出版社:清华大学出版社
出版时间:2016年
内容简介由Charles H.Roth,Jr.和Larry L.Kinney共同编着的Fundamentals of Logic Design是有关数字逻辑设计的重要着作之一 , 在国外有很高的地位和很强的影响力 , 是国外众多高校“数字逻辑设计”课程採用的经典教材 。随着数字逻辑设计技术的不断发展与更新 , 本书至今已经过多次修订和出版 。本书在第6版的基础上增删了部分内容 , 特别是增加了大量的练习题 , 同时也修正了旧版中存在的问题 。本书面向数字逻辑设计的第一门课程 , 所以本书对该课程中涉及的基础概念和基本理论知识进行了深入的阐述 。
第7版 逻辑设计基础

文章插图
图书目录第1章数制系统与转换学习目标学习指导1.1数字系统与开关电路1.2数制系统与转换1.3二进制运算1.4负数的表示1.5二进制编码习题第2章布尔代数学习目标学习指导2.1介绍2.2基本运算2.3布尔表达式和真值表2.4基本定理2.5交换律、结合律、分配律与德摩根定律2.6化简定理2.7展开及因式分解2.8布尔表达式求反习题第3章布尔代数(续)学习目标学习指导3.1表达式的展开及因式分解3.2异或与同或运算3.3蕴含定理3.4开关表达式的代数化简3.5等式成立的证明循序渐进练习习题第4章布尔代数的套用、最小项与最大项展开式学习目标学习指导4.1文字描述向布尔表达式的转化4.2用真值表设计组合逻辑4.3最小项与最大项展开式4.4标準最小项与最大项展开式4.5非完全给定函式4.6真值表构建实例4.7二进制加法器与减法器的设计习题第5章卡诺图学习目标学习指导5.1开关函式的最简形式5.2二变数卡诺图和三变数卡诺图5.3四变数卡诺图5.4用基本首要蕴含项确定最简表达式5.5五变数卡诺图5.6卡诺图的其他套用5.7卡诺图的其他形式循序渐进练习习题第6章奎因麦克拉斯基...学习目标学习指导6.1首要蕴含项的确定6.2首要蕴含项表6.3Petrick方法6.4非完全给定函式的化简6.5採用代入变数的卡诺图化简6.6小结循序渐进练习习题第7章多级门电路/与非门和或非门学习目标学习指导7.1多级门电路7.2与非门和或非门7.3两级与非门和或非门电路设计7.4多级与非门和或非门电路设计7.5用门的替代符号转换电路7.6二级、多输出电路的设计7.7多输出与非门和或非门电路习题第8章用门电路设计和模拟组合电路学习目标学习指导8.1複习组合电路设计8.2使用扇入受限的门设计电路8.3门延迟和时序图8.4组合逻辑的冒险8.5逻辑电路的仿真与测试习题设计题第9章多路选择器、解码器和可程式逻辑器件学习目标学习指导9.1简介9.2多路选择器9.3三态缓冲器9.4解码器和编码器9.5只读存储器9.6可程式逻辑器件9.7複杂可程式逻辑器件9.8现场可程式门阵列习题第10章VHDL的介绍学习目标学习指导10.1组合电路的VHDL描述10.2多路选择器的VHDL模型10.3VHDL模组10.4信号与常量10.5数组10.6VHDL运算符10.7包与库10.8IEEE标準逻辑10.9VHDL代码的编译与仿真习题设计题第11章锁存器与触发器学习目标学习指导11.1简介11.2SR锁存器11.3门控锁存器11.4边沿触发D触发器11.5SR触发器11.6JK触发器11.7T触发器11.8带有附加输入端的触发器11.9异步时序电路11.10小结习题循序渐进练习第12章暂存器与计数器学习目标学习指导12.1暂存器和暂存器传输12.2移位暂存器12.3二进制计数器的设计12.4其他序列的计数器12.5套用SR触发器和JK触发器设计计数器 12.6触发器输入方程的推导——小结习题第13章时序电路分析学习目标学习指导13.1序列奇偶校验器13.2信号跟蹤及时序图分析13.3状态转换表与状态转换图13.4时序电路的通用模型循序渐进练习习题第14章状态转换图与状态转换表的推导学习目标学习指导14.1序列检测器的设计14.2更複杂的设计问题14.3构建状态转换图的方法14.4串列数据代码的转换14.5字母数字状态转换图示注14.6不完全确定的状态转换表循序渐进练习习题第15章状态转换表的化简及状态赋值学习目标学习指导15.1冗余状态的消除15.2等价状态15.3使用隐含表确定状态的等价性15.4等价的时序电路15.5化简不完全确定的状态表15.6触发器输入方程式的推导15.7等价状态的赋值15.8状态赋值的方法15.9单跃变状态赋值的使用习题第16章时序电路设计学习目标学习指导16.1时序电路设计方法小结16.2设计实例——代码转换器16.3叠代电路的设计16.4使用ROM和PLA设计时序电路16.5使用CPLD设计时序电路16.6使用FPGA设计时序电路16.7时序电路的仿真与测试16.8计算机辅助设计概述设计题补充习题第17章时序逻辑中的VHDL学习目标学习指导17.1使用VHDL进程建立触发器模型17.2使用VHDL进程建立暂存器和计数器模型17.3使用VHDL进程建立组合逻辑模型17.4时序机建模17.5VHDL代码的综合17.6更多关于进程和顺序语句的内容习题仿真习题第18章算术运算电路学习目标学习指导18.1带累加器的串列加法器18.2二进制乘法器的设计18.3二进制除法器的设计循序渐进练习习题第19章使用SM图的状态机设计学习目标学习指导19.1状态机图19.2SM图的导出19.3SM图的实现习题第20章数字系统设计中的VHDL学习目标 学习指导20.1串列加法器的VHDL代码20.2二进制乘法器的VHDL代码20.3二进制除法器的VHDL代码20.4掷骰子游戏模拟器的VHDL代码20.5结束语习题实验设计习题附录附录AMOS及CMOS逻辑附录BVHDL语言小结附录C编写可综合的VHDL代码的提示附录D定理的证明附录E精选的学习指导和习题的答案参考文献